ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
任何 GPIO 引腳都可以配置為器件中斷輸出引腳。中斷邏輯配置通過寄存器進行設(shè)置。當啟用中斷邏輯后,可以通過中斷狀態(tài)指示器(包括 XO 的 LOS、所選 DPLL 輸入的 LOR、APLL1、APLL2 和 DPLL 的 LOL 以及 DPLL 的保持和切換事件)的任意組合來觸發(fā)中斷輸出。當中斷極性設(shè)置為高電平時,實時狀態(tài)位的上升沿會將中斷標志(粘滯位)置為有效。否則,當極性設(shè)置為低電平時,實時狀態(tài)位的下降沿會將中斷標志置為有效??梢云帘稳魏螁为毜闹袛鄻酥荆乖摌酥静粫|發(fā)中斷輸出。未屏蔽的中斷標志由與/或門組合在一起來生成中斷輸出,可以在任一狀態(tài)引腳上選擇該中斷輸出。
當系統(tǒng)主機檢測到來自器件的中斷時,主機可以讀取中斷標志或粘滯 寄存器來識別哪些位已置為有效來解決系統(tǒng)中的故障狀況。解決系統(tǒng)故障后,主機可以通過向自行清除的 INT_CLR 字段寫入 1 來清除中斷輸出。