ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
如果 VDD 內(nèi)核電源以非單調(diào)方式斜升,或在 0V 至 3.135V 的緩慢斜坡時間內(nèi)持續(xù)超過 100ms,TI 建議延遲 VCO 校準(zhǔn),直至所有內(nèi)核電源均斜升至 3.135V 以上。為了實(shí)現(xiàn)此目的,可以使用 從雙電源軌上電 中描述的方法之一,延遲 PD 號從低電平到高電平的轉(zhuǎn)換。
如果任何內(nèi)核電源在 PD 號從低電平到高電平轉(zhuǎn)換前不能斜升到 3.135V 以上,那么可以在所有內(nèi)核電源斜升后發(fā)出器件軟復(fù)位,以手動觸發(fā) VCO 校準(zhǔn)和 PLL 啟動序列。