ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
每個(gè)輸出源多路復(fù)用器之后有一個(gè)或多個(gè)輸出分頻器。
OUT[2:3] 和 OUT[14:15] 中的每個(gè)通道都有一個(gè)單獨(dú)的 12 位輸出分頻器。OUT[4:5]、OUT[6:7]、OUT[8:9]、OUT[10:11] 和 OUT[12:13] 通道各有一個(gè) 12 位輸出分頻器,且與一個(gè)可選 20 位 SYSREF 分頻器級(jí)聯(lián)。輸出分頻器用于從輸出多路復(fù)用器選擇的源生成最終時(shí)鐘輸出頻率。
OUT0 或 OUT1 通道將一個(gè) 12 位輸出通道分頻器 (CD) 和一個(gè) 20 位 SYSREF 分頻器組合在一起,以便支持 1Hz (1PPS) 至 1250MHz 的輸出頻率。從 VCO 到輸出,總分頻值是 PLL 后分頻器 (P)、輸出通道分頻器 (CD) 和 SYSREF 分頻器 (SD) 值的乘積 (P × CD × SD)。
例如,在 BAW APLL 后分頻器被旁路的情況下,每個(gè) 12 位通道分頻器 (CD) 支持 100kHz 至 1250MHz 的輸出頻率(或高達(dá)所配置的輸出驅(qū)動(dòng)器類型支持的最大頻率)。SYSREF 分頻器 (SD) 可以向下級(jí)聯(lián),以實(shí)現(xiàn)低至 1Hz (1PPS) 的低時(shí)鐘頻率。
每個(gè)輸出分頻器均由用于時(shí)鐘輸出驅(qū)動(dòng)器的同一個(gè) VDDO_x 電源供電。如果不使用輸出分頻器,可將其斷電以實(shí)現(xiàn)省電。對(duì)于各個(gè)輸出組,當(dāng)輸出驅(qū)動(dòng)器被禁用時(shí),輸出分頻器自動(dòng)斷電。對(duì)于 OUT0 或 OUT1 通道,當(dāng)輸出驅(qū)動(dòng)器被禁用時(shí),輸出分頻器會(huì)自動(dòng)斷電。