ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
在獨(dú)立 DPLL 運(yùn)行模式期間,各個(gè) DPLL 可以根據(jù)需要選擇基準(zhǔn)輸入 (INx)。各個(gè) DPLL 可以共享同一個(gè)基準(zhǔn),或者各自選擇不同的基準(zhǔn)。啟動(dòng)時(shí),每個(gè) APLL 會(huì)在初始化后鎖定到 XO 輸入并以自由運(yùn)行模式運(yùn)行。當(dāng)檢測(cè)到有效的 DPLL 基準(zhǔn)輸入時(shí),各個(gè) DPLL 就會(huì)根據(jù)基準(zhǔn)優(yōu)先級(jí)開始鎖獲取。DPLL 中的 TDC 會(huì)將所選基準(zhǔn)輸入時(shí)鐘的相位與來自相應(yīng) VCO 的 FB 分頻器時(shí)鐘進(jìn)行比較,并生成一個(gè)與相位誤差對(duì)應(yīng)的數(shù)字校正字。此校正字由數(shù)字環(huán)路濾波器 (DLF) 進(jìn)行濾波,而 DLF 輸出會(huì)調(diào)整 APLL N 分頻器分子以將 VCO 頻率鎖定到基準(zhǔn)輸入。
由于每個(gè) DPLL 可以在此模式下獨(dú)立工作,DPLL 可以鎖定或解鎖,不會(huì)影響其他通道。
選擇 XO 輸入頻率時(shí),TI 建議避免比率接近整數(shù)或半整數(shù)邊界以更大限度減少雜散噪聲。妥善做法是選擇一個(gè) XO 輸入頻率,使 APLL 分?jǐn)?shù) N 分頻比 (NUM/DEN) 介于 0.125 至 0.45 之間和 0.55 至 0.875 之間。選擇頻率更高的 XO 可以獲得更好的抖動(dòng)性能,對(duì)于 BAW APLL 和 APLL2 輸出而言更是如此。當(dāng) XO 頻率或相位噪聲性能較差時(shí),將 BAW APLL 輸出級(jí)聯(lián)到 APLL2 或 APLL1。