ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
DPLL 支持 10mHz 至 4kHz 的可編程環(huán)路帶寬,并且可實現(xiàn)低于 0.1dB(典型值)的抖動峰值。DPLL 的低通抖動傳輸特性可在環(huán)路帶寬以上使其基準(zhǔn)輸入噪聲衰減,滾降速率高達 60dB/十倍頻程。
DPLL 環(huán)路濾波器輸出可控制 APLL 的分數(shù)分子,使 VCO 頻率鎖定到選定的 DPLL 基準(zhǔn)輸入。