ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
對于 DPLL 塊,可以使用內(nèi)部狀態(tài)機(jī)并借助可配置的輸入優(yōu)先級方案來自動完成基準(zhǔn)輸入多路復(fù)用器的選擇,也可以通過軟件寄存器控制或硬件引腳控制來手動完成。輸入多路復(fù)用器可以為 LMK5C33216AS1 選擇 IN0 或 IN1。所有輸入的優(yōu)先級均可通過寄存器分配。優(yōu)先級的范圍為 0 到 7,其中 0 = 忽略(從不選擇),1 = 第一優(yōu)先級,2 = 第二優(yōu)先級,7 = 第七優(yōu)先級。當(dāng)為輸入配置相同的優(yōu)先級設(shè)置時(shí),較低的枚舉 INx 將獲得第一優(yōu)先級(IN0 具有最高優(yōu)先級)??梢酝ㄟ^狀態(tài)引腳或寄存器來監(jiān)控所選的輸入。