ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
圖 9-3 展示了有助于實現(xiàn) LMK5C33216AS1 和外設(shè)電路的參考原理圖。為內(nèi)核電源引腳和獨立輸出電源引腳提供了電源濾波示例。圖中顯示了時鐘輸入和輸出引腳的單端 LVCMOS 和差動 LVDS、HSDS、AC-LVPECL 和 HCSL 時鐘接口示例。例如,外部 LVCMOS 振蕩器驅(qū)動交流耦合分壓器網(wǎng)絡(luò)來連接 3.3V LVCMOS 輸出,從而滿足 XO 輸入指定的輸入電壓擺幅。LMK5C33216AS1 的 XO 引腳可以接受 3.3V LVCMOS 輸入。所需的外部電容器放置在靠近網(wǎng)絡(luò)同步器的位置,并顯示了建議值。邏輯 I/O 引腳上的外部上拉電阻和下拉電阻選項將設(shè)置默認輸入狀態(tài)。I2C 或 SPI 引腳和其他邏輯 I/O 引腳可以連接到主機器件(未顯示),以便對網(wǎng)絡(luò)同步器進行編程和控制,并監(jiān)測狀態(tài)。