ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
圖 8-4 顯示了從 DPLL3 和 BAW APLL 級聯(lián)到其他 DPLLx 的示例。在此示例中、DPLL3 是主同步 DPLL。另一個(gè) DPLLx 是級聯(lián)的 DPLL。
DPLL 的級聯(lián)可提供與 DPLL3 同步的低抖動(dòng)純凈輸出時(shí)鐘。當(dāng)所有啟用的 DPLL 和 APLL 都被鎖定時(shí),所有啟用的輸出都會(huì)同步到主同步 DPLL 選擇的基準(zhǔn)。
當(dāng)不存在有效的基準(zhǔn)輸入時(shí),每個(gè) APLL 都會(huì)將 VCO 頻率鎖定到外部 XO 輸入,并在自由運(yùn)行模式下運(yùn)行。
檢測到有效的 DPLL 基準(zhǔn)輸入后,主 DPLL 就會(huì)開始鎖采集。DPLL TDC 會(huì)將所選基準(zhǔn)輸入時(shí)鐘的相位與來自相應(yīng) VCO 的 FB 分頻器時(shí)鐘進(jìn)行比較,并生成一個(gè)與相位誤差對應(yīng)的數(shù)字校正字。此校正字由 DLF 進(jìn)行濾波,而 DLF 輸出會(huì)調(diào)整 APLL N 分頻器分子以將 VCO 頻率鎖定到基準(zhǔn)輸入。
DPLL3 鎖定狀態(tài)不一定會(huì)影響其他 DPLLx 鎖定狀態(tài)。如果 BAW APLL 處于自由運(yùn)行模式或保持模式,并且 VCBO 頻率偏移 ppm 值仍在其他 DPLLx 的有效基準(zhǔn)條件內(nèi),則級聯(lián)的 DPLLx 和配對的 APLLx 能夠在跟隨與 BAW APLL. 相同的頻率偏移的同時(shí)保持鎖定狀態(tài)。請注意,在級聯(lián) DPLL 模式下,鎖定 DPLL3 后將實(shí)現(xiàn)最佳抖動(dòng)性能和頻率穩(wěn)定性。