ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
用戶可以寫入 DPLLx_PH_OFFSET[44:0] 寄存器字段來調(diào)整 DPLL 相位偏移。相位偏移是一個有符號的二進(jìn)制補(bǔ)碼值,默認(rèn)設(shè)置為 0,可以偏移反饋時鐘與 TDC 基準(zhǔn)時鐘的相位關(guān)系。相位調(diào)整適用于從 DPLLx 同步域派生的所有輸出。DPLLx_PH_OFFSET 調(diào)整在一個方向發(fā)生。要切換至負(fù)方向,請從輸出時鐘周期中減去所需的時間偏移,以獲得新的相位偏移。
方程式 14 和 方程式 11 顯示了相應(yīng)的公式,可計(jì)算用于在精細(xì)調(diào)整步驟中改變輸出相位的 DPLLx_PH_OFFSET 字段值。DPLLx_PH_OFFSET 與 APLLx VCO 周期以及用于抽取和數(shù)字增益的比例因子相關(guān)。
其中
例如,如果用戶想要在具有 2500MHz VCO 的 DPLL/APLL 中引入 +1ns 的相位偏移,請使用以下設(shè)置:
或者,要將另一個方向上的相位偏移(如 ?1ns)應(yīng)用到 25MHz 輸出時鐘,請使用以下設(shè)置:
可以通過訪問表 8-9 中列出的寄存器來回讀給定配置的 DPLL 參數(shù)。
字段名稱 | 寄存器地址 (高字節(jié)至低字節(jié)) |
---|---|
DPLL3_PH_OFFSET | R550、R551、R552、R553、R554、R555 |
DPLL3_PARAM_A | R567 |
DPLL3_PARAM_B | R548、R549 |
DPLL3_PARAM_C | R566 |
DPLL2_PH_OFFSET | R400、R401、R402、R403、R404、R405 |
DPLL2_PARAM_A | R417 |
DPLL2_PARAM_B | R398、R399 |
DPLL2_PARAM_C | R416 |
DPLL1_PH_OFFSET | R250、R251、R252、R253、R254、R255 |
DPLL1_PARAM_A | R267 |
DPLL1_PARAM_B | R248、R249 |
DPLL1_PARAM_C | R266 |