ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
每個輸出時鐘都源自輸出源多路復(fù)用器的輸出通道多路復(fù)用器。表 8-6 列出了輸出通道多路復(fù)用器的可用選項。
輸出通道多路復(fù)用器選項 | 說明 |
---|---|
旁路 | 輸出時鐘直接源自 APLL 后分頻器;輸出通道分頻器被旁路。 |
CHDIV | 輸出時鐘源自輸出通道分頻器。 |
CH/2 | 輸出時鐘源自二分頻通道。 |
SYSREF | 輸出時鐘來自 SYSREF 分頻器。 |
SYSREF + ADLY | 輸出時鐘來自具有模擬延遲的 SYSREF 分頻器。 |
靜態(tài) DC | 輸出時鐘為靜態(tài)時鐘:OUTP 為低電平,OUTN 為高電平。 請注意:靜態(tài)直流多路復(fù)用器設(shè)置與輸出使能位 (OUTx_EN) 設(shè)置不同。當輸出被禁用 (OUTx_EN = 0) 時,輸出通道為三態(tài)(高阻抗或 Hi-Z)。 |