ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
當(dāng) ROM 頁(yè)無(wú)法滿(mǎn)足啟動(dòng)時(shí)鐘要求時(shí),集成的 EEPROM 支持用戶(hù)自定義的啟動(dòng)輸出時(shí)鐘。DPLL、SYSREF 和 GPIO 寄存器不由 EEPROM 值設(shè)置,而是由 ROM 詳細(xì)說(shuō)明 初始化。如果從 ROM 頁(yè)加載的 DPLL 設(shè)置對(duì)系統(tǒng)無(wú)效,則 APLL 將轉(zhuǎn)而鎖定到 XO 輸入。在正確配置 DPLL 寄存器后,DPLL 基準(zhǔn)輸入即視為有效,并可以鎖定到 DPLL。
器件 EEPROM 覆蓋可通過(guò)存儲(chǔ)在 EEPROM 中的 ROM_PLUS_EE bit (R20[7]) 進(jìn)行設(shè)置。ROM_PLUS_EE 位的出廠默認(rèn) EEPROM 設(shè)置為 0。