ZHCSUD9A January 2024 – February 2025 LMK5C33216AS1
PRODUCTION DATA
在獨立 DPLL 運行模式期間,各個 DPLL 可以根據需要選擇基準輸入 (INx)。各個 DPLL 可以共享同一個基準,或者各自選擇不同的基準。啟動時,每個 APLL 會在初始化后鎖定到 XO 輸入并以自由運行模式運行。當檢測到有效的 DPLL 基準輸入時,各個 DPLL 就會根據基準優(yōu)先級開始鎖獲取。DPLL 中的 TDC 會將所選基準輸入時鐘的相位與來自相應 VCO 的 FB 分頻器時鐘進行比較,并生成一個與相位誤差對應的數字校正字。此校正字由數字環(huán)路濾波器 (DLF) 進行濾波,而 DLF 輸出會調整 APLL N 分頻器分子以將 VCO 頻率鎖定到基準輸入。
由于每個 DPLL 可以在此模式下獨立工作,DPLL 可以鎖定或解鎖,不會影響其他通道。
選擇 XO 輸入頻率時,TI 建議避免比率接近整數或半整數邊界以更大限度減少雜散噪聲。妥善做法是選擇一個 XO 輸入頻率,使 APLL 分數 N 分頻比 (NUM/DEN) 介于 0.125 至 0.45 之間和 0.55 至 0.875 之間。選擇頻率更高的 XO 可以獲得更好的抖動性能,對于 BAW APLL 和 APLL2 輸出而言更是如此。當 XO 頻率或相位噪聲性能較差時,將 BAW APLL 輸出級聯到 APLL2 或 APLL1。