ZHCSWQ7A June 2024 – December 2024 TDA4APE-Q1 , TDA4VPE-Q1
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
表 6-78 和圖 6-94 說(shuō)明了 MMC1/2 的開(kāi)關(guān)特性 - UHS-I SDR50 模式。
編號(hào) | 參數(shù) | 最小值 | 最大值 | 單位 | |
---|---|---|---|---|---|
fop(clk) | 工作頻率,MMC[x]_CLK | 100 | MHz | ||
SDR505 | tc(clk) | 周期時(shí)間,MMC[x]_CLK | 10 | ns | |
SDR506 | tw(clkH) | 脈沖持續(xù)時(shí)間,MMC[x]_CLK 高電平 | 4.45 | ns | |
SDR507 | tw(clkL) | 脈沖持續(xù)時(shí)間,MMC[x]_CLK 低電平 | 4.45 | ns | |
SDR508 | td(clkH-cmdV) | 延遲時(shí)間,MMC[x]_CLK 上升沿到 MMC[x]_CMD 轉(zhuǎn)換 | 1.2 | 6.35 | ns |
SDR509 | td(clkH-dV) | 延遲時(shí)間,MMC[x]_CLK 上升沿到 MMC[x]_DAT[3:0] 轉(zhuǎn)換 | 1.2 | 6.35 | ns |