
A. 時間戳標記:
- T0 - 3.3V 電壓開始斜升至 VOPR MIN。(0ms)
- T1 - 1.8V 電壓開始斜升至 VOPR MIN。(2ms)
- T2 - 低電壓內核電源開始斜升至 VOPR MIN。(3ms)
- T3 - 低電壓 RAM 陣列電壓開始斜升至 VOPR MIN。(4ms)
- T4 - OSC1 保持穩(wěn)定,PORz/MCU_PORz 置為無效以從復位狀態(tài)釋放處理器。(13ms)
B. 任何 MCU 或 Main 雙電壓 IO 電源(VDDSHVn_MCU 或 VDDSHVn)由 3.3V 電壓供電以支持 3.3V 數(shù)字接口。由于 PDN 設計使用具有不同開通和斜升延時時間的不同電源,因此少數(shù)電源在 T0 和 T1 之間的啟動時間可能會有所不同。
C. 任何 MCU 或 Main 雙電壓 IO 電源(VDDSHVn_MCU 或 VDDSHVn)由 1.8V 電壓供電以支持 1.8V 數(shù)字接口。使用 eMMC 存儲器時,由于 PDN 設計將電源與 VDD_MMC0 分組在一起,因此 Main 1.8V 電源的斜升電壓可能與 T3 相一致。
D. VDDSHV5 支持 SD 存儲卡的 MMC1 信號。如果需要實現(xiàn)合規(guī)的高速 SD 卡運行,則需要獨立的雙電壓 (3.3V/1.8V) 電源和電源軌。斜升至 3.3V 的開始時間與所示的其他 3.3V 域相同。如果不需要 SD 卡或可以接受具有固定 3.3V 工作電壓的標準數(shù)據(jù)速率,則可以將域與數(shù)字 IO 3.3V 電源軌分組在一起。如果 SD 卡能夠在固定 1.8V 的電壓下運行,則可以將域與數(shù)字 IO 1.8V 電源軌分組在一起。
E. VDDA_3P3_USB 是用于 USB 2.0 差分接口信號傳輸?shù)?3.3V 模擬域。建議使用低噪聲模擬電源來提供最佳信號完整性,以確保 USB 數(shù)據(jù)眼罩合規(guī)性。斜升至 3.3V 的開始時間與所示的其他 3.3V 域相同。如果不需要 USB 接口或可以容忍數(shù)據(jù)位錯誤,則可以直接或通過電源濾波器將域與 3.3V 數(shù)字 IO 電源軌分組在一起。
F. VDDA_1P8_<clk/pll/ana> 是 1.8V 模擬域,支持需要使用低噪聲電源以實現(xiàn)最佳性能的時鐘振蕩器、PLL 和模擬電路。不建議將數(shù)字 VDDSHVn_MCU 和 VDDSHVn IO 域組合在一起,因為高頻開關噪聲會對時鐘、PLL 和 DLL 信號的抖動性能產(chǎn)生負面影響。應避免組合模擬 VDDA_1p8_<phy> 域,但如果分組在一起,則需要進行直列式鐵氧體磁珠電源濾波。
G. VDDA_1P8_<phy> 是 1.8V 模擬域,支持多個串行 PHY 接口。建議使用低噪聲模擬電源來提最佳信號完整性、接口性能和規(guī)格符合性。如果不需要這些接口中的任何一個,可以容忍數(shù)據(jù)位錯誤或不合規(guī)運行,則可以直接或通過直列式電源濾波器將域與數(shù)字 IO 1.8V 電源軌分組在一起。
H. VDDA_0P8_<dll/pll> 是 0.8V 模擬域,支持需要使用低噪聲電源以實現(xiàn)最佳性能的 PLL 和 DLL 電路。不建議將這些域與任何其他 0.8V 域組合在一起,因為高頻開關噪聲會對 PLL 和 DLL 信號的抖動性能產(chǎn)生負面影響。
I. VDD_MCU 是一個具有寬工作電壓范圍的數(shù)字電壓域,因此可將其與 VDDAR_MCU 域或與 VDD_CORE 分組在一起;對于“組合式 MCU 和 Main 域上電時序”,VDD_MCU 可與 VDD_CORE 分組在一起,而 VDDAR_MCU 可與 VDDAR_CPU 和 VDDAR_CORE 分組在一起。如果 VDD_MCU 與 VDD_CORE 分組在一起,則 VDD_MCU 必須從 T2 處 VDD_CORE 為 0.8V 的公共電壓資源斜升。如果 VDD_MCU 未與 VDD_CORE 分組在一起,則 VDD_MCU 必須在 T2 之前斜升。在任一種情況下,VDDAR 電源都必須在 T3 處斜升。
J. 在所示的最短建立時間和保持時間內,在上電序列期間將 MCU_PORz 和 PORz 置為高電平有效,從而將 MCU_BOOTMODEn(參考 MCU_VDDSHV0)和 BOOTMODEn(參考 VDDSHV2)設置鎖存到寄存器中。
K. 從晶體振蕩器電路通電(T1 處的 VDDA_OSC1)直至達到穩(wěn)定時鐘頻率所需的最短時間取決于晶體振蕩器、電容器參數(shù)和 PCB 寄生值。此處顯示的是由 (T4 – T1) 時間戳定義的 10ms 保守時間。根據(jù)客戶的時鐘電路(即晶體振蕩器或時鐘發(fā)生器)和 PCB 設計,這一時間可以減少。
圖 6-3 組合式 MCU 域和 Main 域,初級上電序列