ZHCSWQ7A June 2024 – December 2024 TDA4APE-Q1 , TDA4VPE-Q1
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
表 6-70、圖 6-86、表 6-71 和圖 6-87 說(shuō)明了 MMC1/2 的時(shí)序要求和開(kāi)關(guān)特性 - 默認(rèn)速度模式。
編號(hào) | 最小值 | 最大值 | 單位 | ||
---|---|---|---|---|---|
DS1 | tsu(cmdV-clkH) | 建立時(shí)間,在 MMC[x]_CLK 上升沿之前 MMC[x]_CMD 有效 | 2.15 | ns | |
DS2 | th(clkH-cmdV) | 保持時(shí)間,在 MMC[x]_CLK 上升沿之后 MMC[x]_CMD 有效 | 4.56 | ns | |
DS3 | tsu(dV-clkH) | 建立時(shí)間,在 MMC[x]_CLK 上升沿之前 MMC[x]_DAT[3:0] 有效 | 2.15 | ns | |
DS4 | th(clkH-dV) | 保持時(shí)間,在 MMC[x]_CLK 上升沿之后 MMC[x]_DAT[3:0] 有效 | 4.56 | ns |
編號(hào) | 參數(shù) | 最小值 | 最大值 | 單位 | |
---|---|---|---|---|---|
fop(clk) | 工作頻率,MMC[x]_CLK | 25 | MHz | ||
DS5 | tc(clk) | 周期時(shí)間,MMC[x]_CLK | 40 | ns | |
DS6 | tw(clkH) | 脈沖持續(xù)時(shí)間,MMC[x]_CLK 高電平 | 18.7 | ns | |
DS7 | tw(clkL) | 脈沖持續(xù)時(shí)間,MMC[x]_CLK 低電平 | 18.7 | ns | |
DS8 | td(clkL-cmdV) | 延遲時(shí)間,MMC[x]_CLK 下降沿到 MMC[x]_CMD 轉(zhuǎn)換 | -3.53 | 3.53 | ns |
DS9 | td(clkL-dV) | 延遲時(shí)間,MMC[x]_CLK 下降沿到 MMC[x]_DAT[3:0] 轉(zhuǎn)換 | -3.53 | 3.53 | ns |