ZHCSWQ7A June 2024 – December 2024 TDA4APE-Q1 , TDA4VPE-Q1
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
參數(shù) | 測(cè)試條件 | 最小值 | 典型值 | 最大值 | 單位 | |
---|---|---|---|---|---|---|
模擬輸入 | ||||||
VMCU_ADC0/1_AIN[7:0] | 滿標(biāo)量程輸入范圍 | VSS | VDDA_ADC0/1 | V | ||
DNL | 微分非線性 | -1 | 0.5 | 4 | LSB | |
INL | 積分非線性 | ±1 | ±4 | LSB | ||
LSBGAIN-ERROR | 增益誤差 | ±2 | LSB | |||
LSBOFFSET-ERROR | 偏移量誤差 | ±2 | LSB | |||
CIN | 輸入采樣電容 | 5.5 | pF | |||
SNR | 信噪比 | 輸入信號(hào):-0.5dB 滿量程的 200kHz 正弦波 | 70 | dB | ||
THD | 總諧波失真 | 輸入信號(hào):-0.5dB 滿量程的 200kHz 正弦波 | 73 | dB | ||
SFDR | 無(wú)雜散動(dòng)態(tài)范圍 | 輸入信號(hào):-0.5dB 滿量程的 200kHz 正弦波 | 76 | dB | ||
SNR(PLUS) | 信噪比和失真 | 輸入信號(hào):-0.5dB 滿量程的 200kHz 正弦波 | 69 | dB | ||
RMCU_ADC0/1_AIN[0:7] | MCU_ADC0/1_AIN[7:0] 的輸入阻抗 | f = 輸入信頻率 | [1/((65.97 × 10–-12) × fSMPL_CLK)] | Ω | ||
IIN | 輸入漏電流 | MCU_ADC0/1_AIN[7:0] = VSS | -10 | μA | ||
MCU_ADC0/1_AIN[7:0] = VDDA_ADC0/1 | 24 | μA | ||||
采樣動(dòng)態(tài) | ||||||
FSMPL_CLK | SMPL_CLK 頻率 | 60 | MHz | |||
tC | 轉(zhuǎn)換時(shí)間 | 13 | ADC0/1 SMPL_CLK 周期 | |||
tACQ | 采集時(shí)間 | 2 | 257 | ADC0/1 SMPL_CLK 周期 | ||
TR | 采樣率 | ADC0/1 SMPL_CLK = 60MHz | 4 | MSPS | ||
CCISO | 通道間隔離 | 100 | dB | |||
通用輸入模式(1) | ||||||
VIL | 輸入低電平閾值 | 0.35 × VDDA_ADC0/1 | V | |||
VILSS | 輸入高電平閾值穩(wěn)態(tài) | 0.35 × VDDA_ADC0/1 | V | |||
VIH | 輸入高電平閾值 | 0.65 × VDDA_ADC0/1 | V | |||
VIHSS | 輸入高電平閾值穩(wěn)態(tài) | 0.65 × VDDA_ADC0/1 | V | |||
VHYS | 輸入遲滯電壓 | 200 | mV | |||
IIN | 輸入漏電流 | VI = 1.8V 或 0V | 6 | μA |